SM 52/11

1983 1988 ZVT Námestovo. PDP 11/50. Am2900. DIAMS,TMOS-2.1,DEMOS.

Fragmenty tego tematu mogły zostać przetłumaczone maszynowo.

Komputer z serii SMEP-II, ale nadal programowo kompatybilny ze starszą serią SMEP-I.

Architektura została znacząco przeprojektowana, co skutkuje wyższą szybkością przetwarzania i większą niezawodnością. Jedną z kluczowych innowacji było wprowadzenie dwukilobajtowego bufora pamięci (cache) pomiędzy pamięcią operacyjną a procesorem. Pamięć ta miała czas dostępu około dziesięciokrotnie krótszy niż RAM, co pozwalało na szybsze obliczenia przy zachowaniu podobnej technologii RAM jak SM 4-20. Dodatkowo pamięć RAM została wyposażona w obwody wykrywania podwójnych błędów i korekcji pojedynczych błędów. Adresowanie magistrali UNIBUS zostało rozszerzone z 16 do 18 bitów. Dzięki temu możliwe było bezpośrednie zaadresowanie 256 KiB pamięci operacyjnej.

SM 52/11

Bibliografia / Odniesienia

Small
Medium
Large