SM 52/11

1983 1988 ZVT Námestovo. PDP 11/50. Die Hardware basiert auf Am2900. DIAMS,TMOS-2.1,DEMOS.

Teile dieses Themas wurden möglicherweise maschinell übersetzt.

Computer der SMEP-II-Serie, aber immer noch programmgesteuert kompatibel mit der älteren SMEP-I-Serie.

Die Architektur wurde erheblich überarbeitet, was zu einer höheren Verarbeitungsgeschwindigkeit und einer besseren Zuverlässigkeit führt. Eine der wesentlichen Neuerungen war die Einführung eines zwei Kilobyte großen Pufferspeichers (Cache) zwischen Arbeitsspeicher und Prozessor. Dieser Speicher hatte eine etwa zehnmal kürzere Zugriffszeit als RAM, was schnellere Berechnungen ermöglichte und gleichzeitig eine ähnliche RAM-Technologie wie der SM 4-20 beibehielt. Darüber hinaus wurde der RAM mit Schaltungen zur Doppelfehlererkennung und Einzelfehlerkorrektur ausgestattet. Die Adressierung des UNIBUS-Busses wurde von 16 auf 18 Bit erweitert. Dadurch konnten 256 KiB Arbeitsspeicher direkt angesprochen werden.

SM 52/11

Referenzen

Small
Medium
Large